Hoofdpagina | Bachelor in de elektronica-ict
Digitale elektronica theorie (1011PBAEI102a)
Bachelor in de elektronica-ict |
2011-12 |
2 |
60 uur |
Eerste Opleidingsfase |
|
Ja |
Ja |
Verplicht |
Punt op 20 |
Ja |
|
Docenten
Onderwijstaal
Onderwijsvorm
Begincompetentie
- taal : basiskennis "elektronica-technisch-Engels"
- wiskunde : optelling, aftrekking, vermenigvuldiging, deling en machten
- elektronica : - basisbegrippen: spanning, stroom, weerstand, vermogen,
capaciteit, wet van Ohm
- de transistor als schakelaar
Eindcompetentie
PB _a_05 | PB _a_05 - Creativiteit | Geen omschrijving in gedragsindicatoren in niveaus |
PB _b_03 | PB _b_03 - Het kunnen ontwikkelen en toepassen van zinvolle oplossingsstrategieën | Geen omschrijving in gedragsindicatoren in niveaus |
PB_a_01 | PB_a_01 - Denk- en redeneervaardigheid | Geen omschrijving in gedragsindicatoren in niveaus |
PB_k | PB _k - Kennis | Geen omschrijving in gedragsindicatoren in niveaus |
Leerresultaten
De studenten kunnen oefeningen op Boole-algebra en Karnaugh-mappen, oefeningen op het ontwerpen van
eenvoudige digitale schakelingen met FPGA. Men kent en kan ook de oplosmethodes voor programmeerbare logica toepassen. (a1)
De studenten kunnen oefeningen op Boole-algebra en Karnaugh-mappen, oefeningen op het ontwerpen vanp
eenvoudige digitale schakelingen met FPGA. Men kent en kan ook de oplosmethodes voor programmeerbare logica toepassen. (a5)
De studenten kunnen oefeningen op Boole-algebra en Karnaugh-mappen, oefeningen op het ontwerpen van
eenvoudige digitale schakelingen met FPGA. Men kent en kan ook de oplosmethodes voor programmeerbare logica toepassen.(b3)
De studenten moeten de cursus kennen, de studenten moeten een programma in VHDL kunnen lezen en kunnen schrijven. De studenten moeten de structuur van een FPGA kunnen beschrijven. De studenten moeten oplosmethodes, state machine, Mealy en Moore kunnen uitleggen en toepassen. (k)
Inhoud
Talstelsels en codes : binair, hexadecimaal, BCD en ASCII
Boole algebra en Karnaugh-diagrammas
Combinatorische logica : AND, OR, NOT , comparator, encoder,
decoder, multiplexer en demultiplexer
Sequentiele logica : MMV, AMV, FF, register en counter
Introductie tot programmeerbare logica - FPGA
Basys2 bord Digilent, interfaces
VHDL: taal - opbouw - oplostechnieken
Studiematerialen
cursus
Cursus digitale technieken 1
PPT VHDL - combinatorisch - sequentieel - componenten
PPT FPGA
PPT interfaces op Basys 2
Evaluatie
Eerste examenkans | Tweede examenperiode (juni) | Mondeling examen | 100% | met schriftelijke voorbereiding ter plaatse | Tweede examenkans | Derde examenperiode (augustus) | Mondeling examen | 100% | met schriftelijke voorbereiding ter plaatse |