Lessius Mechelen ects

Hoofdpagina | Bachelor of Science in de industriële wetenschappen: elektronica-ICT

Digitale synthese, theorie (0910ABAeict305a)


Opleiding Bachelor of Science in de industriële wetenschappen: elektronica-ICT Academiejaar 2011-12
Studiepunten 3 Studietijd 90 uur
OpleidingsfaseDerde Opleidingsfase Creditcontract mogelijk
Examencontract(diploma) mogelijk Ja Examencontract (creditbewijs) mogelijk Ja
AardVerplicht QuoteringPunt op 20
Tweede examenkansJa    

Docenten

  • Meel Jan

Onderwijstaal

  • Nederlands

Onderwijsvorm

  • Hoorcollege

Begincompetentie

Digitale technieken (Ba2.EL.02) gevolgd hebben

Eindcompetentie

AB_AV_02AB_AV_02 - Denk – en redeneervaardigheidGeen omschrijving in gedragsindicatoren in niveaus
AB_IV_01AB_IV_01 - Probleemoplossend vermogenGeen omschrijving in gedragsindicatoren in niveaus
AB_IV_03AB_IV_03 - OntwerpvaardighedenGeen omschrijving in gedragsindicatoren in niveaus
AB_KI_03AB_KI_03 - Specifieke technische kennisGeen omschrijving in gedragsindicatoren in niveaus
AB_OV_01AB_OV_01 - Kritische reflectie en onderzoekende houdingGeen omschrijving in gedragsindicatoren in niveaus
AB_OV_02AB_OV_02 - OnderzoeksmethodiekGeen omschrijving in gedragsindicatoren in niveaus
AB_OV_03AB_OV_03 - Uitvoeren van onderzoekGeen omschrijving in gedragsindicatoren in niveaus
AB_SV_01AB_SV_01 - Ingesteldheid tot levenslang lerenGeen omschrijving in gedragsindicatoren in niveaus
AB_SV_03AB_SV_03 - IngenieursattitudesGeen omschrijving in gedragsindicatoren in niveaus

Leerresultaten

De student kan zelfstandig synchrone digitale schakelingen op een systematische wijze (bottom-up)
ontwerpen.
De student:
- kan de functionaliteit van een nieuwe schakeling uit toegepast wetenschappelijk onderzoek
analyseren [IV1, OV1, SV1]
- kan een digitale schakeling bottom-up ontwerpen op basis van (herbruikbare) modules [KI3, AV2,
IV3, OV1, OV2, OV3, SV3]
- kan synchrone ontwerpmethodologie voor digitale schakelingen toepassen [KI3, AV2, IV3]
- kent de FPGA-architectuur en diens toepassingen [KI3, AV2]
- kan een digitale schakeling ontwerpen voor hoge snelheid [KI3, IV1, IV3]
- kan een interface van een digitale schakeling met een asynchrone omgeving ontwerpen [KI3, IV1,
IV3]

Inhoud

1 Synthesetechnieken
1.1 synchroon ontwerp met optimalisatie naar snelheid en kostprijs
1.2 grondige studie van FSM (Finite State Machine) ontwerp
1.3 functies en architecturen (tellers, ALU, shifter, comparator, MAC, DDS, …)
2 Implementatie
2.1 technologie
2.2 architectuur (FPGA, ASIC)
2.3 performantiecriteria

Studiematerialen

Cursustekst “Digitale Synthese”, J. Meel

Evaluatie

Eerste examenkansEerste examenperiode (januari)Mondeling examen100%
Tweede examenkansDerde examenperiode (augustus)Mondeling examen100%