Lessius Mechelen ects

Hoofdpagina | Master of Science in de industriële wetenschappen: elektronica-ICT

Digitale systemen (1011MAeict01a)


Opleiding Master of Science in de industriële wetenschappen: elektronica-ICT Academiejaar 2010-11
Studiepunten 2 Studietijd 60 uur
Creditcontract mogelijk
Examencontract(diploma) mogelijk Ja Examencontract (creditbewijs) mogelijk Ja
AardVerplicht QuoteringPunt op 20
Tweede examenkansJa    

Docenten

  • Meel Jan

Onderwijstaal

  • Nederlands

Onderwijsvorm

  • Laboratorium
  • Hoorcollege

Begincompetentie

- Heeft kennis van VHDL ontwerp, synchroon design, state machines, decoders,...
- Heeft kennis van digitale hardware (FPGA's).

Eindcompetentie

AB_IV_01 - Probleemoplossend vermogen
AB_KI_03 - Specifieke technische kennis
MA_AV - Communicatievaardigheden
MA_IV_01 - Probleemoplossend vermogen
MA_IV_02 - Praktische vaardigheden
MA_IV_03 - Multidisciplinair samenwerken
MA_OV_01 - Kritische reflectie en onderzoekende houding
MA_OV_03 - Wetenschappelijke wijze denken en handelen

Leerresultaten

- De student kan, vetrekkende vanaf bepaalde specificaties, digitale schakelingen ontwikkelen vanuit

een abstracte modelleeromgeving (abstracte gedragsbeschrijving en hoog-niveau synthese)

- De student heeft een kritische ingesteldheid bij het gebruik van deze hoogniveau synthesetools.

- De student kan de voor- en nadelen van deze hoogniveau synthesetools herkennen en

beschrijven.

- De student kan de functionaliteit van de schakelingen analyseren en verifiëren op basis van testbenches.

- De student kan deze schakelingen implementeren in een groter embedded systeem.

- De student kan het totale systeem implementeren in een FPGA-architectuur.

- De student kan het geïmplementeerde systeem analyseren en debuggen via meetsoftware en

meetapparatuur.

Inhoud

Digitale (hardware) systemen implementeren complexe algoritmes (vb. beeldverwerking of audioverwerking).

De toenemende complexiteit van deze systemen vraagt een aangepaste ontwerpmethodologie met een

hogere productiviteit. vraagt Daarvoor wordt er gestart vanuit een abstracte modelbeschrijving.  Met een hoogniveau synthesetool (HLS=High-Level Synthesis) kan deze beschrijving automatisch worden omgezet in een synthetiseerbare VHDL-beschrijving of zelfs een implementeerbare hardware netlist.

Studiematerialen

Cursus "Digitale Systemen", J. Meel
Labotekst "Digitale Systemen", D. Van Landeghem

Evaluatie

Eerste examenkansTweede examenperiode (juni)Tussentijdse evaluatie40% Er wordt van de student doorheen de laboratoriumzittingen verwacht dat hij regelmatige vorderingen maakt met betrekking tot de uit te voeren opdrachten.
Tweede examenkansDerde examenperiode (augustus)Mondeling examen100% De student krijgt een alternatieveopdracht in de lijn van de laboratoriuminhoud dewelke hij binnen een opgelegde tijd dient te voltooien.
Eerste examenkansTweede examenperiode (juni)Mondeling examen60%